Go to the documentation of this file.
28 #ifndef _E1000_REGS_H_
29 #define _E1000_REGS_H_
31 #define E1000_CTRL 0x00000
32 #define E1000_STATUS 0x00008
33 #define E1000_EECD 0x00010
34 #define E1000_EERD 0x00014
35 #define E1000_CTRL_EXT 0x00018
36 #define E1000_MDIC 0x00020
37 #define E1000_MDICNFG 0x00E04
38 #define E1000_SCTL 0x00024
39 #define E1000_FCAL 0x00028
40 #define E1000_FCAH 0x0002C
41 #define E1000_FCT 0x00030
42 #define E1000_CONNSW 0x00034
43 #define E1000_VET 0x00038
44 #define E1000_ICR 0x000C0
45 #define E1000_ITR 0x000C4
46 #define E1000_ICS 0x000C8
47 #define E1000_IMS 0x000D0
48 #define E1000_IMC 0x000D8
49 #define E1000_IAM 0x000E0
50 #define E1000_RCTL 0x00100
51 #define E1000_FCTTV 0x00170
52 #define E1000_TXCW 0x00178
53 #define E1000_EICR 0x01580
54 #define E1000_EITR(_n) (0x01680 + (0x4 * (_n)))
55 #define E1000_EICS 0x01520
56 #define E1000_EIMS 0x01524
57 #define E1000_EIMC 0x01528
58 #define E1000_EIAC 0x0152C
59 #define E1000_EIAM 0x01530
60 #define E1000_GPIE 0x01514
61 #define E1000_IVAR0 0x01700
62 #define E1000_IVAR_MISC 0x01740
63 #define E1000_TCTL 0x00400
64 #define E1000_TCTL_EXT 0x00404
65 #define E1000_TIPG 0x00410
66 #define E1000_AIT 0x00458
67 #define E1000_LEDCTL 0x00E00
68 #define E1000_PBA 0x01000
69 #define E1000_PBS 0x01008
70 #define E1000_EEMNGCTL 0x01010
71 #define E1000_EEWR 0x0102C
72 #define E1000_I2CCMD 0x01028
73 #define E1000_FRTIMER 0x01048
74 #define E1000_TCPTIMER 0x0104C
75 #define E1000_FCRTL 0x02160
76 #define E1000_FCRTH 0x02168
77 #define E1000_FCRTV 0x02460
80 #define E1000_TSYNCRXCTL 0x0B620
81 #define E1000_TSYNCTXCTL 0x0B614
82 #define E1000_TSYNCRXCFG 0x05F50
83 #define E1000_RXSTMPL 0x0B624
84 #define E1000_RXSTMPH 0x0B628
85 #define E1000_RXSATRL 0x0B62C
86 #define E1000_RXSATRH 0x0B630
87 #define E1000_TXSTMPL 0x0B618
88 #define E1000_TXSTMPH 0x0B61C
89 #define E1000_SYSTIML 0x0B600
90 #define E1000_SYSTIMH 0x0B604
91 #define E1000_TIMINCA 0x0B608
92 #define E1000_TSAUXC 0x0B640
93 #define E1000_SYSTIMR 0x0B6F8
94 #define E1000_TSICR 0x0B66C
95 #define E1000_TSIM 0x0B674
98 #define E1000_SAQF(_n) (0x5980 + 4 * (_n))
99 #define E1000_DAQF(_n) (0x59A0 + 4 * (_n))
100 #define E1000_SPQF(_n) (0x59C0 + 4 * (_n))
101 #define E1000_FTQF(_n) (0x59E0 + 4 * (_n))
102 #define E1000_SAQF0 E1000_SAQF(0)
103 #define E1000_DAQF0 E1000_DAQF(0)
104 #define E1000_SPQF0 E1000_SPQF(0)
105 #define E1000_FTQF0 E1000_FTQF(0)
106 #define E1000_SYNQF(_n) (0x055FC + (4 * (_n)))
107 #define E1000_ETQF(_n) (0x05CB0 + (4 * (_n)))
109 #define E1000_RQDPC(_n) (0x0C030 + ((_n) * 0x40))
112 #define E1000_DMACR 0x02508
113 #define E1000_DMCTXTH 0x03550
114 #define E1000_DMCTLX 0x02514
115 #define E1000_DMCRTRH 0x05DD0
116 #define E1000_DMCCNT 0x05DD4
117 #define E1000_FCRTC 0x02170
118 #define E1000_PCIEMISC 0x05BB8
121 #define E1000_RTTDQSEL 0x3604
122 #define E1000_RTTBCNRM 0x3690
123 #define E1000_RTTBCNRC 0x36B0
126 #define E1000_RXPBS 0x02404
135 #define E1000_RDBAL(_n) ((_n) < 4 ? (0x02800 + ((_n) * 0x100)) \
136 : (0x0C000 + ((_n) * 0x40)))
137 #define E1000_RDBAH(_n) ((_n) < 4 ? (0x02804 + ((_n) * 0x100)) \
138 : (0x0C004 + ((_n) * 0x40)))
139 #define E1000_RDLEN(_n) ((_n) < 4 ? (0x02808 + ((_n) * 0x100)) \
140 : (0x0C008 + ((_n) * 0x40)))
141 #define E1000_SRRCTL(_n) ((_n) < 4 ? (0x0280C + ((_n) * 0x100)) \
142 : (0x0C00C + ((_n) * 0x40)))
143 #define E1000_RDH(_n) ((_n) < 4 ? (0x02810 + ((_n) * 0x100)) \
144 : (0x0C010 + ((_n) * 0x40)))
145 #define E1000_RDT(_n) ((_n) < 4 ? (0x02818 + ((_n) * 0x100)) \
146 : (0x0C018 + ((_n) * 0x40)))
147 #define E1000_RXDCTL(_n) ((_n) < 4 ? (0x02828 + ((_n) * 0x100)) \
148 : (0x0C028 + ((_n) * 0x40)))
149 #define E1000_TDBAL(_n) ((_n) < 4 ? (0x03800 + ((_n) * 0x100)) \
150 : (0x0E000 + ((_n) * 0x40)))
151 #define E1000_TDBAH(_n) ((_n) < 4 ? (0x03804 + ((_n) * 0x100)) \
152 : (0x0E004 + ((_n) * 0x40)))
153 #define E1000_TDLEN(_n) ((_n) < 4 ? (0x03808 + ((_n) * 0x100)) \
154 : (0x0E008 + ((_n) * 0x40)))
155 #define E1000_TDH(_n) ((_n) < 4 ? (0x03810 + ((_n) * 0x100)) \
156 : (0x0E010 + ((_n) * 0x40)))
157 #define E1000_TDT(_n) ((_n) < 4 ? (0x03818 + ((_n) * 0x100)) \
158 : (0x0E018 + ((_n) * 0x40)))
159 #define E1000_TXDCTL(_n) ((_n) < 4 ? (0x03828 + ((_n) * 0x100)) \
160 : (0x0E028 + ((_n) * 0x40)))
161 #define E1000_RXCTL(_n) ((_n) < 4 ? (0x02814 + ((_n) * 0x100)) : \
162 (0x0C014 + ((_n) * 0x40)))
163 #define E1000_DCA_RXCTRL(_n) E1000_RXCTL(_n)
164 #define E1000_TXCTL(_n) ((_n) < 4 ? (0x03814 + ((_n) * 0x100)) : \
165 (0x0E014 + ((_n) * 0x40)))
166 #define E1000_DCA_TXCTRL(_n) E1000_TXCTL(_n)
167 #define E1000_TDWBAL(_n) ((_n) < 4 ? (0x03838 + ((_n) * 0x100)) \
168 : (0x0E038 + ((_n) * 0x40)))
169 #define E1000_TDWBAH(_n) ((_n) < 4 ? (0x0383C + ((_n) * 0x100)) \
170 : (0x0E03C + ((_n) * 0x40)))
171 #define E1000_TDFH 0x03410
172 #define E1000_TDFT 0x03418
173 #define E1000_TDFHS 0x03420
174 #define E1000_TDFPC 0x03430
175 #define E1000_DTXCTL 0x03590
176 #define E1000_CRCERRS 0x04000
177 #define E1000_ALGNERRC 0x04004
178 #define E1000_SYMERRS 0x04008
179 #define E1000_RXERRC 0x0400C
180 #define E1000_MPC 0x04010
181 #define E1000_SCC 0x04014
182 #define E1000_ECOL 0x04018
183 #define E1000_MCC 0x0401C
184 #define E1000_LATECOL 0x04020
185 #define E1000_COLC 0x04028
186 #define E1000_DC 0x04030
187 #define E1000_TNCRS 0x04034
188 #define E1000_SEC 0x04038
189 #define E1000_CEXTERR 0x0403C
190 #define E1000_RLEC 0x04040
191 #define E1000_XONRXC 0x04048
192 #define E1000_XONTXC 0x0404C
193 #define E1000_XOFFRXC 0x04050
194 #define E1000_XOFFTXC 0x04054
195 #define E1000_FCRUC 0x04058
196 #define E1000_PRC64 0x0405C
197 #define E1000_PRC127 0x04060
198 #define E1000_PRC255 0x04064
199 #define E1000_PRC511 0x04068
200 #define E1000_PRC1023 0x0406C
201 #define E1000_PRC1522 0x04070
202 #define E1000_GPRC 0x04074
203 #define E1000_BPRC 0x04078
204 #define E1000_MPRC 0x0407C
205 #define E1000_GPTC 0x04080
206 #define E1000_GORCL 0x04088
207 #define E1000_GORCH 0x0408C
208 #define E1000_GOTCL 0x04090
209 #define E1000_GOTCH 0x04094
210 #define E1000_RNBC 0x040A0
211 #define E1000_RUC 0x040A4
212 #define E1000_RFC 0x040A8
213 #define E1000_ROC 0x040AC
214 #define E1000_RJC 0x040B0
215 #define E1000_MGTPRC 0x040B4
216 #define E1000_MGTPDC 0x040B8
217 #define E1000_MGTPTC 0x040BC
218 #define E1000_TORL 0x040C0
219 #define E1000_TORH 0x040C4
220 #define E1000_TOTL 0x040C8
221 #define E1000_TOTH 0x040CC
222 #define E1000_TPR 0x040D0
223 #define E1000_TPT 0x040D4
224 #define E1000_PTC64 0x040D8
225 #define E1000_PTC127 0x040DC
226 #define E1000_PTC255 0x040E0
227 #define E1000_PTC511 0x040E4
228 #define E1000_PTC1023 0x040E8
229 #define E1000_PTC1522 0x040EC
230 #define E1000_MPTC 0x040F0
231 #define E1000_BPTC 0x040F4
232 #define E1000_TSCTC 0x040F8
233 #define E1000_TSCTFC 0x040FC
234 #define E1000_IAC 0x04100
236 #define E1000_ICRXPTC 0x04104
238 #define E1000_ICRXATC 0x04108
240 #define E1000_ICTXPTC 0x0410C
242 #define E1000_ICTXATC 0x04110
244 #define E1000_ICTXQEC 0x04118
246 #define E1000_ICTXQMTC 0x0411C
248 #define E1000_ICRXDMTC 0x04120
249 #define E1000_ICRXOC 0x04124
250 #define E1000_PCS_CFG0 0x04200
251 #define E1000_PCS_LCTL 0x04208
252 #define E1000_PCS_LSTAT 0x0420C
253 #define E1000_CBTMPC 0x0402C
254 #define E1000_HTDPMC 0x0403C
255 #define E1000_CBRMPC 0x040FC
256 #define E1000_RPTHC 0x04104
257 #define E1000_HGPTC 0x04118
258 #define E1000_HTCBDPC 0x04124
259 #define E1000_HGORCL 0x04128
260 #define E1000_HGORCH 0x0412C
261 #define E1000_HGOTCL 0x04130
262 #define E1000_HGOTCH 0x04134
263 #define E1000_LENERRS 0x04138
264 #define E1000_SCVPC 0x04228
265 #define E1000_PCS_ANADV 0x04218
266 #define E1000_PCS_LPAB 0x0421C
267 #define E1000_PCS_NPTX 0x04220
268 #define E1000_PCS_LPABNP 0x04224
269 #define E1000_RXCSUM 0x05000
270 #define E1000_RLPML 0x05004
271 #define E1000_RFCTL 0x05008
272 #define E1000_MTA 0x05200
273 #define E1000_RA 0x05400
274 #define E1000_RA2 0x054E0
275 #define E1000_PSRTYPE(_i) (0x05480 + ((_i) * 4))
276 #define E1000_RAL(_i) (((_i) <= 15) ? (0x05400 + ((_i) * 8)) : \
277 (0x054E0 + ((_i - 16) * 8)))
278 #define E1000_RAH(_i) (((_i) <= 15) ? (0x05404 + ((_i) * 8)) : \
279 (0x054E4 + ((_i - 16) * 8)))
280 #define E1000_IP4AT_REG(_i) (0x05840 + ((_i) * 8))
281 #define E1000_IP6AT_REG(_i) (0x05880 + ((_i) * 4))
282 #define E1000_WUPM_REG(_i) (0x05A00 + ((_i) * 4))
283 #define E1000_FFMT_REG(_i) (0x09000 + ((_i) * 8))
284 #define E1000_FFVT_REG(_i) (0x09800 + ((_i) * 8))
285 #define E1000_FFLT_REG(_i) (0x05F00 + ((_i) * 8))
286 #define E1000_VFTA 0x05600
287 #define E1000_VT_CTL 0x0581C
288 #define E1000_WUC 0x05800
289 #define E1000_WUFC 0x05808
290 #define E1000_WUS 0x05810
291 #define E1000_MANC 0x05820
292 #define E1000_IPAV 0x05838
293 #define E1000_WUPL 0x05900
295 #define E1000_SW_FW_SYNC 0x05B5C
296 #define E1000_CCMCTL 0x05B48
297 #define E1000_GIOCTL 0x05B44
298 #define E1000_SCCTL 0x05B4C
299 #define E1000_GCR 0x05B00
300 #define E1000_FACTPS 0x05B30
301 #define E1000_SWSM 0x05B50
302 #define E1000_FWSM 0x05B54
303 #define E1000_DCA_CTRL 0x05B74
306 #define E1000_MRQC 0x05818
307 #define E1000_IMIR(_i) (0x05A80 + ((_i) * 4))
308 #define E1000_IMIREXT(_i) (0x05AA0 + ((_i) * 4))
309 #define E1000_IMIRVP 0x05AC0
311 #define E1000_MSIXBM(_i) (0x01600 + ((_i) * 4))
313 #define E1000_RETA(_i) (0x05C00 + ((_i) * 4))
314 #define E1000_RSSRK(_i) (0x05C80 + ((_i) * 4))
317 #define E1000_MBVFICR 0x00C80
318 #define E1000_MBVFIMR 0x00C84
319 #define E1000_VFLRE 0x00C88
320 #define E1000_VFRE 0x00C8C
321 #define E1000_VFTE 0x00C90
322 #define E1000_QDE 0x02408
323 #define E1000_DTXSWC 0x03500
324 #define E1000_WVBR 0x03554
325 #define E1000_RPLOLR 0x05AF0
326 #define E1000_UTA 0x0A000
327 #define E1000_IOVTCL 0x05BBC
328 #define E1000_TXSWC 0x05ACC
330 #define E1000_P2VMAILBOX(_n) (0x00C00 + (4 * (_n)))
331 #define E1000_VMBMEM(_n) (0x00800 + (64 * (_n)))
332 #define E1000_VMOLR(_n) (0x05AD0 + (4 * (_n)))
333 #define E1000_VLVF(_n) (0x05D00 + (4 * (_n)))
335 #define E1000_VMVIR(_n) (0x03700 + (4 * (_n)))
337 #define wr32(reg, value) (writel(value, hw->hw_addr + reg))
338 #define rd32(reg) (readl(hw->hw_addr + reg))
339 #define wrfl() ((void)rd32(E1000_STATUS))
341 #define array_wr32(reg, offset, value) \
342 (writel(value, hw->hw_addr + reg + ((offset) << 2)))
343 #define array_rd32(reg, offset) \
344 (readl(hw->hw_addr + reg + ((offset) << 2)))
347 #define E1000_PCIEMISC 0x05BB8
350 #define E1000_IPCNFG 0x0E38
351 #define E1000_EEER 0x0E30
352 #define E1000_EEE_SU 0X0E34
355 #define E1000_THSTAT 0x08110
358 #define E1000_B2OSPC 0x08FE0
359 #define E1000_B2OGPRC 0x04158
360 #define E1000_O2BGPTC 0x08FE4
361 #define E1000_O2BSPC 0x0415C
363 #define E1000_SRWR 0x12018
364 #define E1000_I210_FLMNGCTL 0x12038
365 #define E1000_I210_FLMNGDATA 0x1203C
366 #define E1000_I210_FLMNGCNT 0x12040
368 #define E1000_I210_FLSWCTL 0x12048
369 #define E1000_I210_FLSWDATA 0x1204C
370 #define E1000_I210_FLSWCNT 0x12050
372 #define E1000_I210_FLA 0x1201C
374 #define E1000_INVM_DATA_REG(_n) (0x12120 + 4*(_n))
375 #define E1000_INVM_SIZE 64