Linux Kernel  3.7.1
 All Data Structures Namespaces Files Functions Variables Typedefs Enumerations Enumerator Macros Groups Pages
Macros
mx2x.h File Reference
#include <asm/irq.h>

Go to the source code of this file.

Macros

#define MX2x_AIPI_BASE_ADDR   0x10000000
 
#define MX2x_AIPI_SIZE   SZ_1M
 
#define MX2x_DMA_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x01000)
 
#define MX2x_WDOG_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x02000)
 
#define MX2x_GPT1_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x03000)
 
#define MX2x_GPT2_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x04000)
 
#define MX2x_GPT3_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x05000)
 
#define MX2x_PWM_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x06000)
 
#define MX2x_RTC_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x07000)
 
#define MX2x_KPP_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x08000)
 
#define MX2x_OWIRE_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x09000)
 
#define MX2x_UART1_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x0a000)
 
#define MX2x_UART2_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x0b000)
 
#define MX2x_UART3_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x0c000)
 
#define MX2x_UART4_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x0d000)
 
#define MX2x_CSPI1_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x0e000)
 
#define MX2x_CSPI2_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x0f000)
 
#define MX2x_SSI1_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x10000)
 
#define MX2x_SSI2_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x11000)
 
#define MX2x_I2C_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x12000)
 
#define MX2x_SDHC1_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x13000)
 
#define MX2x_SDHC2_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x14000)
 
#define MX2x_GPIO_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x15000)
 
#define MX2x_AUDMUX_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x16000)
 
#define MX2x_CSPI3_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x17000)
 
#define MX2x_LCDC_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x21000)
 
#define MX2x_SLCDC_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x22000)
 
#define MX2x_USBOTG_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x24000)
 
#define MX2x_EMMA_PP_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x26000)
 
#define MX2x_EMMA_PRP_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x26400)
 
#define MX2x_CCM_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x27000)
 
#define MX2x_SYSCTRL_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x27800)
 
#define MX2x_JAM_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x3e000)
 
#define MX2x_MAX_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x3f000)
 
#define MX2x_AVIC_BASE_ADDR   0x10040000
 
#define MX2x_SAHB1_BASE_ADDR   0x80000000
 
#define MX2x_SAHB1_SIZE   SZ_1M
 
#define MX2x_CSI_BASE_ADDR   (MX2x_SAHB1_BASE_ADDR + 0x0000)
 
#define MX2x_INT_CSPI3   (NR_IRQS_LEGACY + 6)
 
#define MX2x_INT_GPIO   (NR_IRQS_LEGACY + 8)
 
#define MX2x_INT_SDHC2   (NR_IRQS_LEGACY + 10)
 
#define MX2x_INT_SDHC1   (NR_IRQS_LEGACY + 11)
 
#define MX2x_INT_I2C   (NR_IRQS_LEGACY + 12)
 
#define MX2x_INT_SSI2   (NR_IRQS_LEGACY + 13)
 
#define MX2x_INT_SSI1   (NR_IRQS_LEGACY + 14)
 
#define MX2x_INT_CSPI2   (NR_IRQS_LEGACY + 15)
 
#define MX2x_INT_CSPI1   (NR_IRQS_LEGACY + 16)
 
#define MX2x_INT_UART4   (NR_IRQS_LEGACY + 17)
 
#define MX2x_INT_UART3   (NR_IRQS_LEGACY + 18)
 
#define MX2x_INT_UART2   (NR_IRQS_LEGACY + 19)
 
#define MX2x_INT_UART1   (NR_IRQS_LEGACY + 20)
 
#define MX2x_INT_KPP   (NR_IRQS_LEGACY + 21)
 
#define MX2x_INT_RTC   (NR_IRQS_LEGACY + 22)
 
#define MX2x_INT_PWM   (NR_IRQS_LEGACY + 23)
 
#define MX2x_INT_GPT3   (NR_IRQS_LEGACY + 24)
 
#define MX2x_INT_GPT2   (NR_IRQS_LEGACY + 25)
 
#define MX2x_INT_GPT1   (NR_IRQS_LEGACY + 26)
 
#define MX2x_INT_WDOG   (NR_IRQS_LEGACY + 27)
 
#define MX2x_INT_PCMCIA   (NR_IRQS_LEGACY + 28)
 
#define MX2x_INT_NANDFC   (NR_IRQS_LEGACY + 29)
 
#define MX2x_INT_CSI   (NR_IRQS_LEGACY + 31)
 
#define MX2x_INT_DMACH0   (NR_IRQS_LEGACY + 32)
 
#define MX2x_INT_DMACH1   (NR_IRQS_LEGACY + 33)
 
#define MX2x_INT_DMACH2   (NR_IRQS_LEGACY + 34)
 
#define MX2x_INT_DMACH3   (NR_IRQS_LEGACY + 35)
 
#define MX2x_INT_DMACH4   (NR_IRQS_LEGACY + 36)
 
#define MX2x_INT_DMACH5   (NR_IRQS_LEGACY + 37)
 
#define MX2x_INT_DMACH6   (NR_IRQS_LEGACY + 38)
 
#define MX2x_INT_DMACH7   (NR_IRQS_LEGACY + 39)
 
#define MX2x_INT_DMACH8   (NR_IRQS_LEGACY + 40)
 
#define MX2x_INT_DMACH9   (NR_IRQS_LEGACY + 41)
 
#define MX2x_INT_DMACH10   (NR_IRQS_LEGACY + 42)
 
#define MX2x_INT_DMACH11   (NR_IRQS_LEGACY + 43)
 
#define MX2x_INT_DMACH12   (NR_IRQS_LEGACY + 44)
 
#define MX2x_INT_DMACH13   (NR_IRQS_LEGACY + 45)
 
#define MX2x_INT_DMACH14   (NR_IRQS_LEGACY + 46)
 
#define MX2x_INT_DMACH15   (NR_IRQS_LEGACY + 47)
 
#define MX2x_INT_EMMAPRP   (NR_IRQS_LEGACY + 51)
 
#define MX2x_INT_EMMAPP   (NR_IRQS_LEGACY + 52)
 
#define MX2x_INT_SLCDC   (NR_IRQS_LEGACY + 60)
 
#define MX2x_INT_LCDC   (NR_IRQS_LEGACY + 61)
 
#define MX2x_DMA_REQ_CSPI3_RX   1
 
#define MX2x_DMA_REQ_CSPI3_TX   2
 
#define MX2x_DMA_REQ_EXT   3
 
#define MX2x_DMA_REQ_SDHC2   6
 
#define MX2x_DMA_REQ_SDHC1   7
 
#define MX2x_DMA_REQ_SSI2_RX0   8
 
#define MX2x_DMA_REQ_SSI2_TX0   9
 
#define MX2x_DMA_REQ_SSI2_RX1   10
 
#define MX2x_DMA_REQ_SSI2_TX1   11
 
#define MX2x_DMA_REQ_SSI1_RX0   12
 
#define MX2x_DMA_REQ_SSI1_TX0   13
 
#define MX2x_DMA_REQ_SSI1_RX1   14
 
#define MX2x_DMA_REQ_SSI1_TX1   15
 
#define MX2x_DMA_REQ_CSPI2_RX   16
 
#define MX2x_DMA_REQ_CSPI2_TX   17
 
#define MX2x_DMA_REQ_CSPI1_RX   18
 
#define MX2x_DMA_REQ_CSPI1_TX   19
 
#define MX2x_DMA_REQ_UART4_RX   20
 
#define MX2x_DMA_REQ_UART4_TX   21
 
#define MX2x_DMA_REQ_UART3_RX   22
 
#define MX2x_DMA_REQ_UART3_TX   23
 
#define MX2x_DMA_REQ_UART2_RX   24
 
#define MX2x_DMA_REQ_UART2_TX   25
 
#define MX2x_DMA_REQ_UART1_RX   26
 
#define MX2x_DMA_REQ_UART1_TX   27
 
#define MX2x_DMA_REQ_CSI_STAT   30
 
#define MX2x_DMA_REQ_CSI_RX   31
 

Macro Definition Documentation

#define MX2x_AIPI_BASE_ADDR   0x10000000

Definition at line 29 of file mx2x.h.

#define MX2x_AIPI_SIZE   SZ_1M

Definition at line 30 of file mx2x.h.

#define MX2x_AUDMUX_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x16000)

Definition at line 52 of file mx2x.h.

#define MX2x_AVIC_BASE_ADDR   0x10040000

Definition at line 64 of file mx2x.h.

#define MX2x_CCM_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x27000)

Definition at line 59 of file mx2x.h.

#define MX2x_CSI_BASE_ADDR   (MX2x_SAHB1_BASE_ADDR + 0x0000)

Definition at line 68 of file mx2x.h.

#define MX2x_CSPI1_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x0e000)

Definition at line 44 of file mx2x.h.

#define MX2x_CSPI2_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x0f000)

Definition at line 45 of file mx2x.h.

#define MX2x_CSPI3_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x17000)

Definition at line 53 of file mx2x.h.

#define MX2x_DMA_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x01000)

Definition at line 31 of file mx2x.h.

#define MX2x_DMA_REQ_CSI_RX   31

Definition at line 143 of file mx2x.h.

#define MX2x_DMA_REQ_CSI_STAT   30

Definition at line 142 of file mx2x.h.

#define MX2x_DMA_REQ_CSPI1_RX   18

Definition at line 132 of file mx2x.h.

#define MX2x_DMA_REQ_CSPI1_TX   19

Definition at line 133 of file mx2x.h.

#define MX2x_DMA_REQ_CSPI2_RX   16

Definition at line 130 of file mx2x.h.

#define MX2x_DMA_REQ_CSPI2_TX   17

Definition at line 131 of file mx2x.h.

#define MX2x_DMA_REQ_CSPI3_RX   1

Definition at line 117 of file mx2x.h.

#define MX2x_DMA_REQ_CSPI3_TX   2

Definition at line 118 of file mx2x.h.

#define MX2x_DMA_REQ_EXT   3

Definition at line 119 of file mx2x.h.

#define MX2x_DMA_REQ_SDHC1   7

Definition at line 121 of file mx2x.h.

#define MX2x_DMA_REQ_SDHC2   6

Definition at line 120 of file mx2x.h.

#define MX2x_DMA_REQ_SSI1_RX0   12

Definition at line 126 of file mx2x.h.

#define MX2x_DMA_REQ_SSI1_RX1   14

Definition at line 128 of file mx2x.h.

#define MX2x_DMA_REQ_SSI1_TX0   13

Definition at line 127 of file mx2x.h.

#define MX2x_DMA_REQ_SSI1_TX1   15

Definition at line 129 of file mx2x.h.

#define MX2x_DMA_REQ_SSI2_RX0   8

Definition at line 122 of file mx2x.h.

#define MX2x_DMA_REQ_SSI2_RX1   10

Definition at line 124 of file mx2x.h.

#define MX2x_DMA_REQ_SSI2_TX0   9

Definition at line 123 of file mx2x.h.

#define MX2x_DMA_REQ_SSI2_TX1   11

Definition at line 125 of file mx2x.h.

#define MX2x_DMA_REQ_UART1_RX   26

Definition at line 140 of file mx2x.h.

#define MX2x_DMA_REQ_UART1_TX   27

Definition at line 141 of file mx2x.h.

#define MX2x_DMA_REQ_UART2_RX   24

Definition at line 138 of file mx2x.h.

#define MX2x_DMA_REQ_UART2_TX   25

Definition at line 139 of file mx2x.h.

#define MX2x_DMA_REQ_UART3_RX   22

Definition at line 136 of file mx2x.h.

#define MX2x_DMA_REQ_UART3_TX   23

Definition at line 137 of file mx2x.h.

#define MX2x_DMA_REQ_UART4_RX   20

Definition at line 134 of file mx2x.h.

#define MX2x_DMA_REQ_UART4_TX   21

Definition at line 135 of file mx2x.h.

#define MX2x_EMMA_PP_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x26000)

Definition at line 57 of file mx2x.h.

#define MX2x_EMMA_PRP_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x26400)

Definition at line 58 of file mx2x.h.

#define MX2x_GPIO_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x15000)

Definition at line 51 of file mx2x.h.

#define MX2x_GPT1_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x03000)

Definition at line 33 of file mx2x.h.

#define MX2x_GPT2_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x04000)

Definition at line 34 of file mx2x.h.

#define MX2x_GPT3_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x05000)

Definition at line 35 of file mx2x.h.

#define MX2x_I2C_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x12000)

Definition at line 48 of file mx2x.h.

#define MX2x_INT_CSI   (NR_IRQS_LEGACY + 31)

Definition at line 94 of file mx2x.h.

#define MX2x_INT_CSPI1   (NR_IRQS_LEGACY + 16)

Definition at line 80 of file mx2x.h.

#define MX2x_INT_CSPI2   (NR_IRQS_LEGACY + 15)

Definition at line 79 of file mx2x.h.

#define MX2x_INT_CSPI3   (NR_IRQS_LEGACY + 6)

Definition at line 72 of file mx2x.h.

#define MX2x_INT_DMACH0   (NR_IRQS_LEGACY + 32)

Definition at line 95 of file mx2x.h.

#define MX2x_INT_DMACH1   (NR_IRQS_LEGACY + 33)

Definition at line 96 of file mx2x.h.

#define MX2x_INT_DMACH10   (NR_IRQS_LEGACY + 42)

Definition at line 105 of file mx2x.h.

#define MX2x_INT_DMACH11   (NR_IRQS_LEGACY + 43)

Definition at line 106 of file mx2x.h.

#define MX2x_INT_DMACH12   (NR_IRQS_LEGACY + 44)

Definition at line 107 of file mx2x.h.

#define MX2x_INT_DMACH13   (NR_IRQS_LEGACY + 45)

Definition at line 108 of file mx2x.h.

#define MX2x_INT_DMACH14   (NR_IRQS_LEGACY + 46)

Definition at line 109 of file mx2x.h.

#define MX2x_INT_DMACH15   (NR_IRQS_LEGACY + 47)

Definition at line 110 of file mx2x.h.

#define MX2x_INT_DMACH2   (NR_IRQS_LEGACY + 34)

Definition at line 97 of file mx2x.h.

#define MX2x_INT_DMACH3   (NR_IRQS_LEGACY + 35)

Definition at line 98 of file mx2x.h.

#define MX2x_INT_DMACH4   (NR_IRQS_LEGACY + 36)

Definition at line 99 of file mx2x.h.

#define MX2x_INT_DMACH5   (NR_IRQS_LEGACY + 37)

Definition at line 100 of file mx2x.h.

#define MX2x_INT_DMACH6   (NR_IRQS_LEGACY + 38)

Definition at line 101 of file mx2x.h.

#define MX2x_INT_DMACH7   (NR_IRQS_LEGACY + 39)

Definition at line 102 of file mx2x.h.

#define MX2x_INT_DMACH8   (NR_IRQS_LEGACY + 40)

Definition at line 103 of file mx2x.h.

#define MX2x_INT_DMACH9   (NR_IRQS_LEGACY + 41)

Definition at line 104 of file mx2x.h.

#define MX2x_INT_EMMAPP   (NR_IRQS_LEGACY + 52)

Definition at line 112 of file mx2x.h.

#define MX2x_INT_EMMAPRP   (NR_IRQS_LEGACY + 51)

Definition at line 111 of file mx2x.h.

#define MX2x_INT_GPIO   (NR_IRQS_LEGACY + 8)

Definition at line 73 of file mx2x.h.

#define MX2x_INT_GPT1   (NR_IRQS_LEGACY + 26)

Definition at line 90 of file mx2x.h.

#define MX2x_INT_GPT2   (NR_IRQS_LEGACY + 25)

Definition at line 89 of file mx2x.h.

#define MX2x_INT_GPT3   (NR_IRQS_LEGACY + 24)

Definition at line 88 of file mx2x.h.

#define MX2x_INT_I2C   (NR_IRQS_LEGACY + 12)

Definition at line 76 of file mx2x.h.

#define MX2x_INT_KPP   (NR_IRQS_LEGACY + 21)

Definition at line 85 of file mx2x.h.

#define MX2x_INT_LCDC   (NR_IRQS_LEGACY + 61)

Definition at line 114 of file mx2x.h.

#define MX2x_INT_NANDFC   (NR_IRQS_LEGACY + 29)

Definition at line 93 of file mx2x.h.

#define MX2x_INT_PCMCIA   (NR_IRQS_LEGACY + 28)

Definition at line 92 of file mx2x.h.

#define MX2x_INT_PWM   (NR_IRQS_LEGACY + 23)

Definition at line 87 of file mx2x.h.

#define MX2x_INT_RTC   (NR_IRQS_LEGACY + 22)

Definition at line 86 of file mx2x.h.

#define MX2x_INT_SDHC1   (NR_IRQS_LEGACY + 11)

Definition at line 75 of file mx2x.h.

#define MX2x_INT_SDHC2   (NR_IRQS_LEGACY + 10)

Definition at line 74 of file mx2x.h.

#define MX2x_INT_SLCDC   (NR_IRQS_LEGACY + 60)

Definition at line 113 of file mx2x.h.

#define MX2x_INT_SSI1   (NR_IRQS_LEGACY + 14)

Definition at line 78 of file mx2x.h.

#define MX2x_INT_SSI2   (NR_IRQS_LEGACY + 13)

Definition at line 77 of file mx2x.h.

#define MX2x_INT_UART1   (NR_IRQS_LEGACY + 20)

Definition at line 84 of file mx2x.h.

#define MX2x_INT_UART2   (NR_IRQS_LEGACY + 19)

Definition at line 83 of file mx2x.h.

#define MX2x_INT_UART3   (NR_IRQS_LEGACY + 18)

Definition at line 82 of file mx2x.h.

#define MX2x_INT_UART4   (NR_IRQS_LEGACY + 17)

Definition at line 81 of file mx2x.h.

#define MX2x_INT_WDOG   (NR_IRQS_LEGACY + 27)

Definition at line 91 of file mx2x.h.

#define MX2x_JAM_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x3e000)

Definition at line 61 of file mx2x.h.

#define MX2x_KPP_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x08000)

Definition at line 38 of file mx2x.h.

#define MX2x_LCDC_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x21000)

Definition at line 54 of file mx2x.h.

#define MX2x_MAX_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x3f000)

Definition at line 62 of file mx2x.h.

#define MX2x_OWIRE_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x09000)

Definition at line 39 of file mx2x.h.

#define MX2x_PWM_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x06000)

Definition at line 36 of file mx2x.h.

#define MX2x_RTC_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x07000)

Definition at line 37 of file mx2x.h.

#define MX2x_SAHB1_BASE_ADDR   0x80000000

Definition at line 66 of file mx2x.h.

#define MX2x_SAHB1_SIZE   SZ_1M

Definition at line 67 of file mx2x.h.

#define MX2x_SDHC1_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x13000)

Definition at line 49 of file mx2x.h.

#define MX2x_SDHC2_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x14000)

Definition at line 50 of file mx2x.h.

#define MX2x_SLCDC_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x22000)

Definition at line 55 of file mx2x.h.

#define MX2x_SSI1_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x10000)

Definition at line 46 of file mx2x.h.

#define MX2x_SSI2_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x11000)

Definition at line 47 of file mx2x.h.

#define MX2x_SYSCTRL_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x27800)

Definition at line 60 of file mx2x.h.

#define MX2x_UART1_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x0a000)

Definition at line 40 of file mx2x.h.

#define MX2x_UART2_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x0b000)

Definition at line 41 of file mx2x.h.

#define MX2x_UART3_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x0c000)

Definition at line 42 of file mx2x.h.

#define MX2x_UART4_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x0d000)

Definition at line 43 of file mx2x.h.

#define MX2x_USBOTG_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x24000)

Definition at line 56 of file mx2x.h.

#define MX2x_WDOG_BASE_ADDR   (MX2x_AIPI_BASE_ADDR + 0x02000)

Definition at line 32 of file mx2x.h.