Linux Kernel  3.7.1
 All Data Structures Namespaces Files Functions Variables Typedefs Enumerations Enumerator Macros Groups Pages
Macros
mx35.h File Reference
#include <asm/irq.h>

Go to the source code of this file.

Macros

#define MX35_IRAM_BASE_ADDR   0x10000000 /* internal ram */
 
#define MX35_IRAM_SIZE   SZ_128K
 
#define MX35_L2CC_BASE_ADDR   0x30000000
 
#define MX35_L2CC_SIZE   SZ_1M
 
#define MX35_AIPS1_BASE_ADDR   0x43f00000
 
#define MX35_AIPS1_SIZE   SZ_1M
 
#define MX35_MAX_BASE_ADDR   (MX35_AIPS1_BASE_ADDR + 0x04000)
 
#define MX35_EVTMON_BASE_ADDR   (MX35_AIPS1_BASE_ADDR + 0x08000)
 
#define MX35_CLKCTL_BASE_ADDR   (MX35_AIPS1_BASE_ADDR + 0x0c000)
 
#define MX35_ETB_SLOT4_BASE_ADDR   (MX35_AIPS1_BASE_ADDR + 0x10000)
 
#define MX35_ETB_SLOT5_BASE_ADDR   (MX35_AIPS1_BASE_ADDR + 0x14000)
 
#define MX35_ECT_CTIO_BASE_ADDR   (MX35_AIPS1_BASE_ADDR + 0x18000)
 
#define MX35_I2C1_BASE_ADDR   (MX35_AIPS1_BASE_ADDR + 0x80000)
 
#define MX35_I2C3_BASE_ADDR   (MX35_AIPS1_BASE_ADDR + 0x84000)
 
#define MX35_UART1_BASE_ADDR   (MX35_AIPS1_BASE_ADDR + 0x90000)
 
#define MX35_UART2_BASE_ADDR   (MX35_AIPS1_BASE_ADDR + 0x94000)
 
#define MX35_I2C2_BASE_ADDR   (MX35_AIPS1_BASE_ADDR + 0x98000)
 
#define MX35_OWIRE_BASE_ADDR   (MX35_AIPS1_BASE_ADDR + 0x9c000)
 
#define MX35_SSI1_BASE_ADDR   (MX35_AIPS1_BASE_ADDR + 0xa0000)
 
#define MX35_CSPI1_BASE_ADDR   (MX35_AIPS1_BASE_ADDR + 0xa4000)
 
#define MX35_KPP_BASE_ADDR   (MX35_AIPS1_BASE_ADDR + 0xa8000)
 
#define MX35_IOMUXC_BASE_ADDR   (MX35_AIPS1_BASE_ADDR + 0xac000)
 
#define MX35_ECT_IP1_BASE_ADDR   (MX35_AIPS1_BASE_ADDR + 0xb8000)
 
#define MX35_ECT_IP2_BASE_ADDR   (MX35_AIPS1_BASE_ADDR + 0xbc000)
 
#define MX35_SPBA0_BASE_ADDR   0x50000000
 
#define MX35_SPBA0_SIZE   SZ_1M
 
#define MX35_UART3_BASE_ADDR   (MX35_SPBA0_BASE_ADDR + 0x0c000)
 
#define MX35_CSPI2_BASE_ADDR   (MX35_SPBA0_BASE_ADDR + 0x10000)
 
#define MX35_SSI2_BASE_ADDR   (MX35_SPBA0_BASE_ADDR + 0x14000)
 
#define MX35_ATA_BASE_ADDR   (MX35_SPBA0_BASE_ADDR + 0x20000)
 
#define MX35_MSHC1_BASE_ADDR   (MX35_SPBA0_BASE_ADDR + 0x24000)
 
#define MX35_FEC_BASE_ADDR   0x50038000
 
#define MX35_SPBA_CTRL_BASE_ADDR   (MX35_SPBA0_BASE_ADDR + 0x3c000)
 
#define MX35_AIPS2_BASE_ADDR   0x53f00000
 
#define MX35_AIPS2_SIZE   SZ_1M
 
#define MX35_CCM_BASE_ADDR   (MX35_AIPS2_BASE_ADDR + 0x80000)
 
#define MX35_GPT1_BASE_ADDR   (MX35_AIPS2_BASE_ADDR + 0x90000)
 
#define MX35_EPIT1_BASE_ADDR   (MX35_AIPS2_BASE_ADDR + 0x94000)
 
#define MX35_EPIT2_BASE_ADDR   (MX35_AIPS2_BASE_ADDR + 0x98000)
 
#define MX35_GPIO3_BASE_ADDR   (MX35_AIPS2_BASE_ADDR + 0xa4000)
 
#define MX35_SCC_BASE_ADDR   (MX35_AIPS2_BASE_ADDR + 0xac000)
 
#define MX35_RNGA_BASE_ADDR   (MX35_AIPS2_BASE_ADDR + 0xb0000)
 
#define MX35_ESDHC1_BASE_ADDR   (MX35_AIPS2_BASE_ADDR + 0xb4000)
 
#define MX35_ESDHC2_BASE_ADDR   (MX35_AIPS2_BASE_ADDR + 0xb8000)
 
#define MX35_ESDHC3_BASE_ADDR   (MX35_AIPS2_BASE_ADDR + 0xbc000)
 
#define MX35_IPU_CTRL_BASE_ADDR   (MX35_AIPS2_BASE_ADDR + 0xc0000)
 
#define MX35_AUDMUX_BASE_ADDR   (MX35_AIPS2_BASE_ADDR + 0xc4000)
 
#define MX35_GPIO1_BASE_ADDR   (MX35_AIPS2_BASE_ADDR + 0xcc000)
 
#define MX35_GPIO2_BASE_ADDR   (MX35_AIPS2_BASE_ADDR + 0xd0000)
 
#define MX35_SDMA_BASE_ADDR   (MX35_AIPS2_BASE_ADDR + 0xd4000)
 
#define MX35_RTC_BASE_ADDR   (MX35_AIPS2_BASE_ADDR + 0xd8000)
 
#define MX35_WDOG_BASE_ADDR   (MX35_AIPS2_BASE_ADDR + 0xdc000)
 
#define MX35_PWM_BASE_ADDR   (MX35_AIPS2_BASE_ADDR + 0xe0000)
 
#define MX35_CAN1_BASE_ADDR   (MX35_AIPS2_BASE_ADDR + 0xe4000)
 
#define MX35_CAN2_BASE_ADDR   (MX35_AIPS2_BASE_ADDR + 0xe8000)
 
#define MX35_RTIC_BASE_ADDR   (MX35_AIPS2_BASE_ADDR + 0xec000)
 
#define MX35_IIM_BASE_ADDR   (MX35_AIPS2_BASE_ADDR + 0xf0000)
 
#define MX35_USB_BASE_ADDR   (MX35_AIPS2_BASE_ADDR + 0xf4000)
 
#define MX35_USB_OTG_BASE_ADDR   (MX35_USB_BASE_ADDR + 0x0000)
 
#define MX35_USB_HS_BASE_ADDR   (MX35_USB_BASE_ADDR + 0x0400)
 
#define MX35_ROMP_BASE_ADDR   0x60000000
 
#define MX35_ROMP_SIZE   SZ_1M
 
#define MX35_AVIC_BASE_ADDR   0x68000000
 
#define MX35_AVIC_SIZE   SZ_1M
 
#define MX35_IPU_MEM_BASE_ADDR   0x70000000
 
#define MX35_CSD0_BASE_ADDR   0x80000000
 
#define MX35_CSD1_BASE_ADDR   0x90000000
 
#define MX35_CS0_BASE_ADDR   0xa0000000
 
#define MX35_CS1_BASE_ADDR   0xa8000000
 
#define MX35_CS2_BASE_ADDR   0xb0000000
 
#define MX35_CS3_BASE_ADDR   0xb2000000
 
#define MX35_CS4_BASE_ADDR   0xb4000000
 
#define MX35_CS4_BASE_ADDR_VIRT   0xf6000000
 
#define MX35_CS4_SIZE   SZ_32M
 
#define MX35_CS5_BASE_ADDR   0xb6000000
 
#define MX35_CS5_BASE_ADDR_VIRT   0xf8000000
 
#define MX35_CS5_SIZE   SZ_32M
 
#define MX35_X_MEMC_BASE_ADDR   0xb8000000
 
#define MX35_X_MEMC_SIZE   SZ_64K
 
#define MX35_ESDCTL_BASE_ADDR   (MX35_X_MEMC_BASE_ADDR + 0x1000)
 
#define MX35_WEIM_BASE_ADDR   (MX35_X_MEMC_BASE_ADDR + 0x2000)
 
#define MX35_M3IF_BASE_ADDR   (MX35_X_MEMC_BASE_ADDR + 0x3000)
 
#define MX35_EMI_CTL_BASE_ADDR   (MX35_X_MEMC_BASE_ADDR + 0x4000)
 
#define MX35_PCMCIA_CTL_BASE_ADDR   MX35_EMI_CTL_BASE_ADDR
 
#define MX35_NFC_BASE_ADDR   0xbb000000
 
#define MX35_PCMCIA_MEM_BASE_ADDR   0xbc000000
 
#define MX35_IO_P2V(x)   IMX_IO_P2V(x)
 
#define MX35_IO_ADDRESS(x)   IOMEM(MX35_IO_P2V(x))
 
#define MX35_INT_OWIRE   (NR_IRQS_LEGACY + 2)
 
#define MX35_INT_I2C3   (NR_IRQS_LEGACY + 3)
 
#define MX35_INT_I2C2   (NR_IRQS_LEGACY + 4)
 
#define MX35_INT_RTIC   (NR_IRQS_LEGACY + 6)
 
#define MX35_INT_ESDHC1   (NR_IRQS_LEGACY + 7)
 
#define MX35_INT_ESDHC2   (NR_IRQS_LEGACY + 8)
 
#define MX35_INT_ESDHC3   (NR_IRQS_LEGACY + 9)
 
#define MX35_INT_I2C1   (NR_IRQS_LEGACY + 10)
 
#define MX35_INT_SSI1   (NR_IRQS_LEGACY + 11)
 
#define MX35_INT_SSI2   (NR_IRQS_LEGACY + 12)
 
#define MX35_INT_CSPI2   (NR_IRQS_LEGACY + 13)
 
#define MX35_INT_CSPI1   (NR_IRQS_LEGACY + 14)
 
#define MX35_INT_ATA   (NR_IRQS_LEGACY + 15)
 
#define MX35_INT_GPU2D   (NR_IRQS_LEGACY + 16)
 
#define MX35_INT_ASRC   (NR_IRQS_LEGACY + 17)
 
#define MX35_INT_UART3   (NR_IRQS_LEGACY + 18)
 
#define MX35_INT_IIM   (NR_IRQS_LEGACY + 19)
 
#define MX35_INT_RNGA   (NR_IRQS_LEGACY + 22)
 
#define MX35_INT_EVTMON   (NR_IRQS_LEGACY + 23)
 
#define MX35_INT_KPP   (NR_IRQS_LEGACY + 24)
 
#define MX35_INT_RTC   (NR_IRQS_LEGACY + 25)
 
#define MX35_INT_PWM   (NR_IRQS_LEGACY + 26)
 
#define MX35_INT_EPIT2   (NR_IRQS_LEGACY + 27)
 
#define MX35_INT_EPIT1   (NR_IRQS_LEGACY + 28)
 
#define MX35_INT_GPT   (NR_IRQS_LEGACY + 29)
 
#define MX35_INT_POWER_FAIL   (NR_IRQS_LEGACY + 30)
 
#define MX35_INT_UART2   (NR_IRQS_LEGACY + 32)
 
#define MX35_INT_NFC   (NR_IRQS_LEGACY + 33)
 
#define MX35_INT_SDMA   (NR_IRQS_LEGACY + 34)
 
#define MX35_INT_USB_HS   (NR_IRQS_LEGACY + 35)
 
#define MX35_INT_USB_OTG   (NR_IRQS_LEGACY + 37)
 
#define MX35_INT_MSHC1   (NR_IRQS_LEGACY + 39)
 
#define MX35_INT_ESAI   (NR_IRQS_LEGACY + 40)
 
#define MX35_INT_IPU_ERR   (NR_IRQS_LEGACY + 41)
 
#define MX35_INT_IPU_SYN   (NR_IRQS_LEGACY + 42)
 
#define MX35_INT_CAN1   (NR_IRQS_LEGACY + 43)
 
#define MX35_INT_CAN2   (NR_IRQS_LEGACY + 44)
 
#define MX35_INT_UART1   (NR_IRQS_LEGACY + 45)
 
#define MX35_INT_MLB   (NR_IRQS_LEGACY + 46)
 
#define MX35_INT_SPDIF   (NR_IRQS_LEGACY + 47)
 
#define MX35_INT_ECT   (NR_IRQS_LEGACY + 48)
 
#define MX35_INT_SCC_SCM   (NR_IRQS_LEGACY + 49)
 
#define MX35_INT_SCC_SMN   (NR_IRQS_LEGACY + 50)
 
#define MX35_INT_GPIO2   (NR_IRQS_LEGACY + 51)
 
#define MX35_INT_GPIO1   (NR_IRQS_LEGACY + 52)
 
#define MX35_INT_WDOG   (NR_IRQS_LEGACY + 55)
 
#define MX35_INT_GPIO3   (NR_IRQS_LEGACY + 56)
 
#define MX35_INT_FEC   (NR_IRQS_LEGACY + 57)
 
#define MX35_INT_EXT_POWER   (NR_IRQS_LEGACY + 58)
 
#define MX35_INT_EXT_TEMPER   (NR_IRQS_LEGACY + 59)
 
#define MX35_INT_EXT_SENSOR60   (NR_IRQS_LEGACY + 60)
 
#define MX35_INT_EXT_SENSOR61   (NR_IRQS_LEGACY + 61)
 
#define MX35_INT_EXT_WDOG   (NR_IRQS_LEGACY + 62)
 
#define MX35_INT_EXT_TV   (NR_IRQS_LEGACY + 63)
 
#define MX35_DMA_REQ_SSI2_RX1   22
 
#define MX35_DMA_REQ_SSI2_TX1   23
 
#define MX35_DMA_REQ_SSI2_RX0   24
 
#define MX35_DMA_REQ_SSI2_TX0   25
 
#define MX35_DMA_REQ_SSI1_RX1   26
 
#define MX35_DMA_REQ_SSI1_TX1   27
 
#define MX35_DMA_REQ_SSI1_RX0   28
 
#define MX35_DMA_REQ_SSI1_TX0   29
 
#define MX35_PROD_SIGNATURE   0x1 /* For MX31 */
 

Macro Definition Documentation

#define MX35_AIPS1_BASE_ADDR   0x43f00000

Definition at line 13 of file mx35.h.

#define MX35_AIPS1_SIZE   SZ_1M

Definition at line 14 of file mx35.h.

#define MX35_AIPS2_BASE_ADDR   0x53f00000

Definition at line 44 of file mx35.h.

#define MX35_AIPS2_SIZE   SZ_1M

Definition at line 45 of file mx35.h.

#define MX35_ATA_BASE_ADDR   (MX35_SPBA0_BASE_ADDR + 0x20000)

Definition at line 39 of file mx35.h.

#define MX35_AUDMUX_BASE_ADDR   (MX35_AIPS2_BASE_ADDR + 0xc4000)

Definition at line 57 of file mx35.h.

#define MX35_AVIC_BASE_ADDR   0x68000000

Definition at line 80 of file mx35.h.

#define MX35_AVIC_SIZE   SZ_1M

Definition at line 81 of file mx35.h.

#define MX35_CAN1_BASE_ADDR   (MX35_AIPS2_BASE_ADDR + 0xe4000)

Definition at line 64 of file mx35.h.

#define MX35_CAN2_BASE_ADDR   (MX35_AIPS2_BASE_ADDR + 0xe8000)

Definition at line 65 of file mx35.h.

#define MX35_CCM_BASE_ADDR   (MX35_AIPS2_BASE_ADDR + 0x80000)

Definition at line 46 of file mx35.h.

#define MX35_CLKCTL_BASE_ADDR   (MX35_AIPS1_BASE_ADDR + 0x0c000)

Definition at line 17 of file mx35.h.

#define MX35_CS0_BASE_ADDR   0xa0000000

Definition at line 90 of file mx35.h.

#define MX35_CS1_BASE_ADDR   0xa8000000

Definition at line 91 of file mx35.h.

#define MX35_CS2_BASE_ADDR   0xb0000000

Definition at line 92 of file mx35.h.

#define MX35_CS3_BASE_ADDR   0xb2000000

Definition at line 93 of file mx35.h.

#define MX35_CS4_BASE_ADDR   0xb4000000

Definition at line 95 of file mx35.h.

#define MX35_CS4_BASE_ADDR_VIRT   0xf6000000

Definition at line 96 of file mx35.h.

#define MX35_CS4_SIZE   SZ_32M

Definition at line 97 of file mx35.h.

#define MX35_CS5_BASE_ADDR   0xb6000000

Definition at line 99 of file mx35.h.

#define MX35_CS5_BASE_ADDR_VIRT   0xf8000000

Definition at line 100 of file mx35.h.

#define MX35_CS5_SIZE   SZ_32M

Definition at line 101 of file mx35.h.

#define MX35_CSD0_BASE_ADDR   0x80000000

Definition at line 87 of file mx35.h.

#define MX35_CSD1_BASE_ADDR   0x90000000

Definition at line 88 of file mx35.h.

#define MX35_CSPI1_BASE_ADDR   (MX35_AIPS1_BASE_ADDR + 0xa4000)

Definition at line 28 of file mx35.h.

#define MX35_CSPI2_BASE_ADDR   (MX35_SPBA0_BASE_ADDR + 0x10000)

Definition at line 37 of file mx35.h.

#define MX35_DMA_REQ_SSI1_RX0   28

Definition at line 185 of file mx35.h.

#define MX35_DMA_REQ_SSI1_RX1   26

Definition at line 183 of file mx35.h.

#define MX35_DMA_REQ_SSI1_TX0   29

Definition at line 186 of file mx35.h.

#define MX35_DMA_REQ_SSI1_TX1   27

Definition at line 184 of file mx35.h.

#define MX35_DMA_REQ_SSI2_RX0   24

Definition at line 181 of file mx35.h.

#define MX35_DMA_REQ_SSI2_RX1   22

Definition at line 179 of file mx35.h.

#define MX35_DMA_REQ_SSI2_TX0   25

Definition at line 182 of file mx35.h.

#define MX35_DMA_REQ_SSI2_TX1   23

Definition at line 180 of file mx35.h.

#define MX35_ECT_CTIO_BASE_ADDR   (MX35_AIPS1_BASE_ADDR + 0x18000)

Definition at line 20 of file mx35.h.

#define MX35_ECT_IP1_BASE_ADDR   (MX35_AIPS1_BASE_ADDR + 0xb8000)

Definition at line 31 of file mx35.h.

#define MX35_ECT_IP2_BASE_ADDR   (MX35_AIPS1_BASE_ADDR + 0xbc000)

Definition at line 32 of file mx35.h.

#define MX35_EMI_CTL_BASE_ADDR   (MX35_X_MEMC_BASE_ADDR + 0x4000)

Definition at line 111 of file mx35.h.

#define MX35_EPIT1_BASE_ADDR   (MX35_AIPS2_BASE_ADDR + 0x94000)

Definition at line 48 of file mx35.h.

#define MX35_EPIT2_BASE_ADDR   (MX35_AIPS2_BASE_ADDR + 0x98000)

Definition at line 49 of file mx35.h.

#define MX35_ESDCTL_BASE_ADDR   (MX35_X_MEMC_BASE_ADDR + 0x1000)

Definition at line 108 of file mx35.h.

#define MX35_ESDHC1_BASE_ADDR   (MX35_AIPS2_BASE_ADDR + 0xb4000)

Definition at line 53 of file mx35.h.

#define MX35_ESDHC2_BASE_ADDR   (MX35_AIPS2_BASE_ADDR + 0xb8000)

Definition at line 54 of file mx35.h.

#define MX35_ESDHC3_BASE_ADDR   (MX35_AIPS2_BASE_ADDR + 0xbc000)

Definition at line 55 of file mx35.h.

#define MX35_ETB_SLOT4_BASE_ADDR   (MX35_AIPS1_BASE_ADDR + 0x10000)

Definition at line 18 of file mx35.h.

#define MX35_ETB_SLOT5_BASE_ADDR   (MX35_AIPS1_BASE_ADDR + 0x14000)

Definition at line 19 of file mx35.h.

#define MX35_EVTMON_BASE_ADDR   (MX35_AIPS1_BASE_ADDR + 0x08000)

Definition at line 16 of file mx35.h.

#define MX35_FEC_BASE_ADDR   0x50038000

Definition at line 41 of file mx35.h.

#define MX35_GPIO1_BASE_ADDR   (MX35_AIPS2_BASE_ADDR + 0xcc000)

Definition at line 58 of file mx35.h.

#define MX35_GPIO2_BASE_ADDR   (MX35_AIPS2_BASE_ADDR + 0xd0000)

Definition at line 59 of file mx35.h.

#define MX35_GPIO3_BASE_ADDR   (MX35_AIPS2_BASE_ADDR + 0xa4000)

Definition at line 50 of file mx35.h.

#define MX35_GPT1_BASE_ADDR   (MX35_AIPS2_BASE_ADDR + 0x90000)

Definition at line 47 of file mx35.h.

#define MX35_I2C1_BASE_ADDR   (MX35_AIPS1_BASE_ADDR + 0x80000)

Definition at line 21 of file mx35.h.

#define MX35_I2C2_BASE_ADDR   (MX35_AIPS1_BASE_ADDR + 0x98000)

Definition at line 25 of file mx35.h.

#define MX35_I2C3_BASE_ADDR   (MX35_AIPS1_BASE_ADDR + 0x84000)

Definition at line 22 of file mx35.h.

#define MX35_IIM_BASE_ADDR   (MX35_AIPS2_BASE_ADDR + 0xf0000)

Definition at line 67 of file mx35.h.

#define MX35_INT_ASRC   (NR_IRQS_LEGACY + 17)

Definition at line 138 of file mx35.h.

#define MX35_INT_ATA   (NR_IRQS_LEGACY + 15)

Definition at line 136 of file mx35.h.

#define MX35_INT_CAN1   (NR_IRQS_LEGACY + 43)

Definition at line 159 of file mx35.h.

#define MX35_INT_CAN2   (NR_IRQS_LEGACY + 44)

Definition at line 160 of file mx35.h.

#define MX35_INT_CSPI1   (NR_IRQS_LEGACY + 14)

Definition at line 135 of file mx35.h.

#define MX35_INT_CSPI2   (NR_IRQS_LEGACY + 13)

Definition at line 134 of file mx35.h.

#define MX35_INT_ECT   (NR_IRQS_LEGACY + 48)

Definition at line 164 of file mx35.h.

#define MX35_INT_EPIT1   (NR_IRQS_LEGACY + 28)

Definition at line 147 of file mx35.h.

#define MX35_INT_EPIT2   (NR_IRQS_LEGACY + 27)

Definition at line 146 of file mx35.h.

#define MX35_INT_ESAI   (NR_IRQS_LEGACY + 40)

Definition at line 156 of file mx35.h.

#define MX35_INT_ESDHC1   (NR_IRQS_LEGACY + 7)

Definition at line 128 of file mx35.h.

#define MX35_INT_ESDHC2   (NR_IRQS_LEGACY + 8)

Definition at line 129 of file mx35.h.

#define MX35_INT_ESDHC3   (NR_IRQS_LEGACY + 9)

Definition at line 130 of file mx35.h.

#define MX35_INT_EVTMON   (NR_IRQS_LEGACY + 23)

Definition at line 142 of file mx35.h.

#define MX35_INT_EXT_POWER   (NR_IRQS_LEGACY + 58)

Definition at line 172 of file mx35.h.

#define MX35_INT_EXT_SENSOR60   (NR_IRQS_LEGACY + 60)

Definition at line 174 of file mx35.h.

#define MX35_INT_EXT_SENSOR61   (NR_IRQS_LEGACY + 61)

Definition at line 175 of file mx35.h.

#define MX35_INT_EXT_TEMPER   (NR_IRQS_LEGACY + 59)

Definition at line 173 of file mx35.h.

#define MX35_INT_EXT_TV   (NR_IRQS_LEGACY + 63)

Definition at line 177 of file mx35.h.

#define MX35_INT_EXT_WDOG   (NR_IRQS_LEGACY + 62)

Definition at line 176 of file mx35.h.

#define MX35_INT_FEC   (NR_IRQS_LEGACY + 57)

Definition at line 171 of file mx35.h.

#define MX35_INT_GPIO1   (NR_IRQS_LEGACY + 52)

Definition at line 168 of file mx35.h.

#define MX35_INT_GPIO2   (NR_IRQS_LEGACY + 51)

Definition at line 167 of file mx35.h.

#define MX35_INT_GPIO3   (NR_IRQS_LEGACY + 56)

Definition at line 170 of file mx35.h.

#define MX35_INT_GPT   (NR_IRQS_LEGACY + 29)

Definition at line 148 of file mx35.h.

#define MX35_INT_GPU2D   (NR_IRQS_LEGACY + 16)

Definition at line 137 of file mx35.h.

#define MX35_INT_I2C1   (NR_IRQS_LEGACY + 10)

Definition at line 131 of file mx35.h.

#define MX35_INT_I2C2   (NR_IRQS_LEGACY + 4)

Definition at line 126 of file mx35.h.

#define MX35_INT_I2C3   (NR_IRQS_LEGACY + 3)

Definition at line 125 of file mx35.h.

#define MX35_INT_IIM   (NR_IRQS_LEGACY + 19)

Definition at line 140 of file mx35.h.

#define MX35_INT_IPU_ERR   (NR_IRQS_LEGACY + 41)

Definition at line 157 of file mx35.h.

#define MX35_INT_IPU_SYN   (NR_IRQS_LEGACY + 42)

Definition at line 158 of file mx35.h.

#define MX35_INT_KPP   (NR_IRQS_LEGACY + 24)

Definition at line 143 of file mx35.h.

#define MX35_INT_MLB   (NR_IRQS_LEGACY + 46)

Definition at line 162 of file mx35.h.

#define MX35_INT_MSHC1   (NR_IRQS_LEGACY + 39)

Definition at line 155 of file mx35.h.

#define MX35_INT_NFC   (NR_IRQS_LEGACY + 33)

Definition at line 151 of file mx35.h.

#define MX35_INT_OWIRE   (NR_IRQS_LEGACY + 2)

Definition at line 124 of file mx35.h.

#define MX35_INT_POWER_FAIL   (NR_IRQS_LEGACY + 30)

Definition at line 149 of file mx35.h.

#define MX35_INT_PWM   (NR_IRQS_LEGACY + 26)

Definition at line 145 of file mx35.h.

#define MX35_INT_RNGA   (NR_IRQS_LEGACY + 22)

Definition at line 141 of file mx35.h.

#define MX35_INT_RTC   (NR_IRQS_LEGACY + 25)

Definition at line 144 of file mx35.h.

#define MX35_INT_RTIC   (NR_IRQS_LEGACY + 6)

Definition at line 127 of file mx35.h.

#define MX35_INT_SCC_SCM   (NR_IRQS_LEGACY + 49)

Definition at line 165 of file mx35.h.

#define MX35_INT_SCC_SMN   (NR_IRQS_LEGACY + 50)

Definition at line 166 of file mx35.h.

#define MX35_INT_SDMA   (NR_IRQS_LEGACY + 34)

Definition at line 152 of file mx35.h.

#define MX35_INT_SPDIF   (NR_IRQS_LEGACY + 47)

Definition at line 163 of file mx35.h.

#define MX35_INT_SSI1   (NR_IRQS_LEGACY + 11)

Definition at line 132 of file mx35.h.

#define MX35_INT_SSI2   (NR_IRQS_LEGACY + 12)

Definition at line 133 of file mx35.h.

#define MX35_INT_UART1   (NR_IRQS_LEGACY + 45)

Definition at line 161 of file mx35.h.

#define MX35_INT_UART2   (NR_IRQS_LEGACY + 32)

Definition at line 150 of file mx35.h.

#define MX35_INT_UART3   (NR_IRQS_LEGACY + 18)

Definition at line 139 of file mx35.h.

#define MX35_INT_USB_HS   (NR_IRQS_LEGACY + 35)

Definition at line 153 of file mx35.h.

#define MX35_INT_USB_OTG   (NR_IRQS_LEGACY + 37)

Definition at line 154 of file mx35.h.

#define MX35_INT_WDOG   (NR_IRQS_LEGACY + 55)

Definition at line 169 of file mx35.h.

#define MX35_IO_ADDRESS (   x)    IOMEM(MX35_IO_P2V(x))

Definition at line 118 of file mx35.h.

#define MX35_IO_P2V (   x)    IMX_IO_P2V(x)

Definition at line 117 of file mx35.h.

#define MX35_IOMUXC_BASE_ADDR   (MX35_AIPS1_BASE_ADDR + 0xac000)

Definition at line 30 of file mx35.h.

#define MX35_IPU_CTRL_BASE_ADDR   (MX35_AIPS2_BASE_ADDR + 0xc0000)

Definition at line 56 of file mx35.h.

#define MX35_IPU_MEM_BASE_ADDR   0x70000000

Definition at line 86 of file mx35.h.

#define MX35_IRAM_BASE_ADDR   0x10000000 /* internal ram */

Definition at line 7 of file mx35.h.

#define MX35_IRAM_SIZE   SZ_128K

Definition at line 8 of file mx35.h.

#define MX35_KPP_BASE_ADDR   (MX35_AIPS1_BASE_ADDR + 0xa8000)

Definition at line 29 of file mx35.h.

#define MX35_L2CC_BASE_ADDR   0x30000000

Definition at line 10 of file mx35.h.

#define MX35_L2CC_SIZE   SZ_1M

Definition at line 11 of file mx35.h.

#define MX35_M3IF_BASE_ADDR   (MX35_X_MEMC_BASE_ADDR + 0x3000)

Definition at line 110 of file mx35.h.

#define MX35_MAX_BASE_ADDR   (MX35_AIPS1_BASE_ADDR + 0x04000)

Definition at line 15 of file mx35.h.

#define MX35_MSHC1_BASE_ADDR   (MX35_SPBA0_BASE_ADDR + 0x24000)

Definition at line 40 of file mx35.h.

#define MX35_NFC_BASE_ADDR   0xbb000000

Definition at line 114 of file mx35.h.

#define MX35_OWIRE_BASE_ADDR   (MX35_AIPS1_BASE_ADDR + 0x9c000)

Definition at line 26 of file mx35.h.

#define MX35_PCMCIA_CTL_BASE_ADDR   MX35_EMI_CTL_BASE_ADDR

Definition at line 112 of file mx35.h.

#define MX35_PCMCIA_MEM_BASE_ADDR   0xbc000000

Definition at line 115 of file mx35.h.

#define MX35_PROD_SIGNATURE   0x1 /* For MX31 */

Definition at line 188 of file mx35.h.

#define MX35_PWM_BASE_ADDR   (MX35_AIPS2_BASE_ADDR + 0xe0000)

Definition at line 63 of file mx35.h.

#define MX35_RNGA_BASE_ADDR   (MX35_AIPS2_BASE_ADDR + 0xb0000)

Definition at line 52 of file mx35.h.

#define MX35_ROMP_BASE_ADDR   0x60000000

Definition at line 77 of file mx35.h.

#define MX35_ROMP_SIZE   SZ_1M

Definition at line 78 of file mx35.h.

#define MX35_RTC_BASE_ADDR   (MX35_AIPS2_BASE_ADDR + 0xd8000)

Definition at line 61 of file mx35.h.

#define MX35_RTIC_BASE_ADDR   (MX35_AIPS2_BASE_ADDR + 0xec000)

Definition at line 66 of file mx35.h.

#define MX35_SCC_BASE_ADDR   (MX35_AIPS2_BASE_ADDR + 0xac000)

Definition at line 51 of file mx35.h.

#define MX35_SDMA_BASE_ADDR   (MX35_AIPS2_BASE_ADDR + 0xd4000)

Definition at line 60 of file mx35.h.

#define MX35_SPBA0_BASE_ADDR   0x50000000

Definition at line 34 of file mx35.h.

#define MX35_SPBA0_SIZE   SZ_1M

Definition at line 35 of file mx35.h.

#define MX35_SPBA_CTRL_BASE_ADDR   (MX35_SPBA0_BASE_ADDR + 0x3c000)

Definition at line 42 of file mx35.h.

#define MX35_SSI1_BASE_ADDR   (MX35_AIPS1_BASE_ADDR + 0xa0000)

Definition at line 27 of file mx35.h.

#define MX35_SSI2_BASE_ADDR   (MX35_SPBA0_BASE_ADDR + 0x14000)

Definition at line 38 of file mx35.h.

#define MX35_UART1_BASE_ADDR   (MX35_AIPS1_BASE_ADDR + 0x90000)

Definition at line 23 of file mx35.h.

#define MX35_UART2_BASE_ADDR   (MX35_AIPS1_BASE_ADDR + 0x94000)

Definition at line 24 of file mx35.h.

#define MX35_UART3_BASE_ADDR   (MX35_SPBA0_BASE_ADDR + 0x0c000)

Definition at line 36 of file mx35.h.

#define MX35_USB_BASE_ADDR   (MX35_AIPS2_BASE_ADDR + 0xf4000)

Definition at line 68 of file mx35.h.

#define MX35_USB_HS_BASE_ADDR   (MX35_USB_BASE_ADDR + 0x0400)

Definition at line 75 of file mx35.h.

#define MX35_USB_OTG_BASE_ADDR   (MX35_USB_BASE_ADDR + 0x0000)

Definition at line 69 of file mx35.h.

#define MX35_WDOG_BASE_ADDR   (MX35_AIPS2_BASE_ADDR + 0xdc000)

Definition at line 62 of file mx35.h.

#define MX35_WEIM_BASE_ADDR   (MX35_X_MEMC_BASE_ADDR + 0x2000)

Definition at line 109 of file mx35.h.

#define MX35_X_MEMC_BASE_ADDR   0xb8000000

Definition at line 106 of file mx35.h.

#define MX35_X_MEMC_SIZE   SZ_64K

Definition at line 107 of file mx35.h.